登錄 注冊(cè)
購(gòu)物車0
TOP
技術(shù)中心 新聞資訊

0

技術(shù)中心

關(guān)于高速PCB設(shè)計(jì)中的EMC、EMI問(wèn)題_高都電子PCB技術(shù)中心_p

關(guān)于高速PCB設(shè)計(jì)中的EMC、EMI問(wèn)題_高都電子PCB技術(shù)中心_p

2019-08-27 19:13 9

關(guān)于高速PCB設(shè)計(jì)中的EMC、EMI問(wèn)題問(wèn):在高速PCB設(shè)計(jì)時(shí)我們使用的軟件都只不過(guò)是對(duì)設(shè)置好的EMC、EMI規(guī)則進(jìn)行檢查,而設(shè)計(jì)者應(yīng)該從那些方面去
PCB設(shè)計(jì)中EMC/EMI仿真技術(shù)_高都電子PCB技術(shù)中心_pcb學(xué)院P

PCB設(shè)計(jì)中EMC/EMI仿真技術(shù)_高都電子PCB技術(shù)中心_pcb學(xué)院P

2019-08-27 19:13 10

由于PCB板上的電子器件密度越來(lái)越大,走線越來(lái)越窄,走線密度也越來(lái)越高,信號(hào)的頻率也越來(lái)越高,不可避免地會(huì)引入EMC(電磁兼容)和EMI(
小間距QFN封裝PCB設(shè)計(jì)串?dāng)_抑制分析_ 高都電子PCB技術(shù)中

小間距QFN封裝PCB設(shè)計(jì)串?dāng)_抑制分析_ 高都電子PCB技術(shù)中

2019-08-27 19:13 7

隨著電路設(shè)計(jì)高速高密的發(fā)展趨勢(shì),QFN封裝已經(jīng)有0 5mm pitch甚至更小pitch的應(yīng)用。由小間距QFN封裝的器件引入的PCB走線扇出區(qū)域的串?dāng)_問(wèn)題
繪制性能良好的差分對(duì)的方法_高都電子PCB技術(shù)中心_pcb學(xué)

繪制性能良好的差分對(duì)的方法_高都電子PCB技術(shù)中心_pcb學(xué)

2019-08-27 19:13 8

在說(shuō)明差分對(duì)布線重要性之前,首先了解影響傳輸線阻抗因素:走線線寬、線長(zhǎng)、線厚、側(cè)壁形狀、阻焊層覆蓋范圍和傳輸線介質(zhì)是明顯的影響因素
PCB三種特殊布線分享及檢查方法詳解_高都電子PCB技術(shù)中心

PCB三種特殊布線分享及檢查方法詳解_高都電子PCB技術(shù)中心

2019-08-27 19:13 6

在講解PCB布線完成后的檢查工作之前,先為大家介紹三種PCB的特殊走線技巧。將從直角走線,差分走線,蛇形線三個(gè)方面來(lái)闡述PCB LAYOUT的走
PCB抄板過(guò)程中反推原理圖的方法_高都電子PCB技術(shù)中心_pcb

PCB抄板過(guò)程中反推原理圖的方法_高都電子PCB技術(shù)中心_pcb

2019-08-27 19:13 18

在PCB反向技術(shù)研究中,反推原理圖是指依據(jù)PCB文件圖反推出或者直接根據(jù)產(chǎn)品實(shí)物描繪出PCB電路圖,旨在說(shuō)明PCB板原理及工作情況。并且,這個(gè)
PCB設(shè)計(jì)中減少諧波失真的措施_高都電子PCB技術(shù)中心_pcb學(xué)

PCB設(shè)計(jì)中減少諧波失真的措施_高都電子PCB技術(shù)中心_pcb學(xué)

2019-08-27 19:13 13

實(shí)際上印刷線路板(PCB)是由電氣線性材料構(gòu)成的,也即其阻抗應(yīng)是恒定的。那么,PCB為什么會(huì)將非線性引入信號(hào)內(nèi)呢?答案在于:相對(duì)于電流流過(guò)
PCB板設(shè)計(jì)時(shí)抗ESD的方法大全_高都電子PCB技術(shù)中心_pcb學(xué)

PCB板設(shè)計(jì)時(shí)抗ESD的方法大全_高都電子PCB技術(shù)中心_pcb學(xué)

2019-08-27 19:13 6

來(lái)自人體、環(huán)境甚至電子設(shè)備內(nèi)部的靜電對(duì)于精密的半導(dǎo)體芯片會(huì)造成各種損傷,例如穿透元器件內(nèi)部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極

高都電子,為客戶創(chuàng)造價(jià)值!

雙面板免費(fèi)加費(fèi),四層板加急打樣,厚銅電路板打樣

Xcm